<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>
你的位置:首頁(yè) > 測試測量 > 正文

芯和半導體聯(lián)合新思科技業(yè)界首發(fā)“3DIC先進(jìn)封裝設計分析全流程”EDA平臺

發(fā)布時(shí)間:2021-09-02 來(lái)源:芯和半導體 責任編輯:wenwei

【導讀】國產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè)芯和半導體發(fā)布了前所未有的“3DIC先進(jìn)封裝設計分析全流程”EDA平臺。該平臺聯(lián)合了全球EDA排名第一的新思科技,是業(yè)界首個(gè)用于3DIC多芯片系統設計分析的統一平臺,為客戶(hù)構建了一個(gè)完全集成、性能卓著(zhù)且易于使用的環(huán)境,提供了從開(kāi)發(fā)、設計、驗證、信號完整性仿真、電源完整性仿真到最終簽核的3DIC全流程解決方案。
 
芯和半導體聯(lián)合新思科技業(yè)界首發(fā)“3DIC先進(jìn)封裝設計分析全流程”EDA平臺
 
隨著(zhù)芯片制造工藝不斷接近物理極限,芯片的布局設計——異構集成的3DIC先進(jìn)封裝(以下簡(jiǎn)稱(chēng)“3DIC”)已經(jīng)成為延續摩爾定律的最佳途徑之一。3DIC將不同工藝制程、不同性質(zhì)的芯片以三維堆疊的方式整合在一個(gè)封裝體內,提供性能、功耗、面積和成本的優(yōu)勢,能夠為5G移動(dòng)、HPC、AI、汽車(chē)電子等領(lǐng)先應用提供更高水平的集成、更高性能的計算和更多的內存訪(fǎng)問(wèn)。然而,3DIC作為一個(gè)新的領(lǐng)域,之前并沒(méi)有成熟的設計分析解決方案,使用傳統的脫節的點(diǎn)工具和流程對設計收斂會(huì )帶來(lái)巨大的挑戰,而對信號、電源完整性分析的需求也隨著(zhù)垂直堆疊的芯片而爆發(fā)式增長(cháng)。
 
芯和半導體此次發(fā)布的3DIC先進(jìn)封裝設計分析全流程EDA平臺,將芯和2.5D/3DIC先進(jìn)封裝分析方案Metis與新思 3DIC Compiler現有的設計流程無(wú)縫結合,突破了傳統封裝技術(shù)的極限,能同時(shí)支持芯片間幾十萬(wàn)根數據通道的互聯(lián)。該平臺充分發(fā)揮了芯和在芯片-Interposer-封裝整個(gè)系統級別的協(xié)同仿真分析能力;同時(shí),它首創(chuàng )了“速度-平衡-精度”三種仿真模式,幫助工程師在3DIC設計的每一個(gè)階段,能根據自己的應用場(chǎng)景選擇最佳的模式,以實(shí)現仿真速度和精度的權衡,更快地收斂到最佳解決方案。
 
芯和半導體聯(lián)合創(chuàng )始人、高級副總裁代文亮博士表示:“在3DIC的多芯片環(huán)境中,僅僅對單個(gè)芯片進(jìn)行分析已遠遠不夠,需要上升到整個(gè)系統層面一起分析。芯和的Metis與新思的 3DIC Compiler的集成,為工程師提供了全面的協(xié)同設計和協(xié)同分析自動(dòng)化功能,在設計的每個(gè)階段都能使用到靈活和強大的電磁建模仿真分析能力,更好地優(yōu)化其整體系統的信號完整性和電源完整性。通過(guò)減少 3DIC 的設計迭代加快收斂速度,使我們的客戶(hù)能夠在封裝設計和異構集成架構設計方面不斷創(chuàng )新。”
 
關(guān)于芯和半導體
 
芯和半導體是國產(chǎn)EDA行業(yè)的領(lǐng)軍企業(yè),提供覆蓋IC、封裝到系統的全產(chǎn)業(yè)鏈仿真EDA解決方案,致力于賦能和加速新一代高速高頻智能電子產(chǎn)品的設計。
 
芯和半導體自主知識產(chǎn)權的EDA產(chǎn)品和方案在半導體先進(jìn)工藝節點(diǎn)和先進(jìn)封裝上不斷得到驗證,并在5G、智能手機、物聯(lián)網(wǎng)、人工智能、數據中心和汽車(chē)電子等領(lǐng)域得到廣泛應用,有效聯(lián)結了各大IC設計公司與制造公司。
 
芯和半導體同時(shí)在全球5G射頻前端供應鏈中扮演重要角色,其通過(guò)自主創(chuàng )新的濾波器和系統級封裝設計平臺為手機和物聯(lián)網(wǎng)客戶(hù)提供射頻前端濾波器和模組,并被Yole評選為全球IPD濾波器領(lǐng)先供應商。
 
芯和半導體創(chuàng )建于2010年,前身為芯禾科技,運營(yíng)及研發(fā)總部位于上海張江,在蘇州、武漢設有研發(fā)分中心,在美國硅谷、北京、深圳、成都、西安設有銷(xiāo)售和技術(shù)支持部門(mén)。如欲了解更多詳情,敬請訪(fǎng)問(wèn) www.xpeedic.com。
 
 
免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問(wèn)題,請聯(lián)系小編進(jìn)行處理。
 
推薦閱讀:
 
邊緣計算網(wǎng)關(guān)的接口保護設計 
在正確的比較中了解SiC FET導通電阻隨溫度產(chǎn)生的變化
負壓脈沖高?教你3招制伏
開(kāi)關(guān)電源中的局部放電
功率因數校正
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉

久久无码人妻精品一区二区三区_精品少妇人妻av无码中文字幕_98精品国产高清在线看入口_92精品国产自产在线观看481页
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>