<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>
你的位置:首頁(yè) > 傳感技術(shù) > 正文

專(zhuān)家剖析:射頻系統中MEMS時(shí)鐘振蕩器如何使勁?

發(fā)布時(shí)間:2014-12-10 責任編輯:sherryyu

【導讀】本文介紹基于MEMS的DCXO和傳統牽引振蕩器在抖動(dòng)清除和通信同步鎖相環(huán)路應用中的比較。并以實(shí)例說(shuō)明如何應用高性能DCXO和FPGA來(lái)設計一個(gè)簡(jiǎn)潔的、全數字化的抖動(dòng)清除鎖相環(huán)電路。
 
時(shí)鐘振蕩器和射頻系統 
 
時(shí)鐘振蕩器作為頻率合成鎖相環(huán)的參考信號源,廣泛應用于各種射頻系統的本地振蕩器、時(shí)鐘發(fā)生電路和通信同步電路(見(jiàn)圖1)。 
 
本地振蕩器通過(guò)鎖相環(huán)路倍頻,產(chǎn)生射頻混頻電路所需要的本振驅動(dòng)信號。參考時(shí)鐘振蕩器的頻率準確度和穩定度決定了本振信號和射頻收發(fā)器工作頻率的準確度和穩定度。對頻率精度要求不高的射頻系統使用射頻芯片內置振蕩器電路與外接石英晶體諧振器組成參考時(shí)鐘振蕩器,這可以達到10-4~10-5的頻率精度。對頻率誤差和環(huán)境穩定性要求更高的射頻通信系統需要獨立的溫補振蕩器(TCXO)或頻率可以微調的牽引溫補振蕩器(VC-TCXO)來(lái)達到10-6~10-7精度等級。恒溫振蕩器(OCXO)隔離了外部溫度對振蕩器的影響,使頻率精度達到了10-8~10-9,能滿(mǎn)足無(wú)線(xiàn)基站和高容量光纖傳輸網(wǎng)絡(luò )節點(diǎn)的時(shí)間和頻率基準要求。
時(shí)鐘振蕩器在射頻系統中的應用
圖1:時(shí)鐘振蕩器在射頻系統中的應用
 
射頻系統的時(shí)鐘發(fā)生電路可提供數模和模數轉換電路的取樣時(shí)鐘、基帶數字信號處理器時(shí)鐘、串行數據和時(shí)鐘恢復電路的本地時(shí)鐘。作為時(shí)鐘發(fā)生電路的參考源,時(shí)鐘振蕩器的相位噪聲和抖動(dòng)性能,對模數信號轉換的信噪比和數據傳輸誤碼率和恢復時(shí)鐘的抖動(dòng)都有重要影響。 
 
射頻系統的通信同步和抖動(dòng)清除電路也是時(shí)鐘振蕩器的重要應用。經(jīng)過(guò)無(wú)線(xiàn)或有線(xiàn)信號傳輸和時(shí)鐘恢復過(guò)程,受信道噪聲的影響,系統時(shí)鐘的相位噪聲和抖動(dòng)會(huì )增加。抖動(dòng)清除電路應用窄帶鎖相環(huán)路和具有低相位噪聲特性的牽引振蕩器(VCXO)對系統時(shí)鐘相位噪聲進(jìn)行過(guò)濾,可獲得低抖動(dòng)的時(shí)鐘輸出。 
 
全硅MEMS時(shí)鐘振蕩器的頻率穩定性和相位噪聲性能在最近幾年取得了突破性的進(jìn)展。MEMS振蕩器也展現了優(yōu)異的環(huán)境穩定性(全溫度、沖擊、振動(dòng)、電磁干擾、電源噪聲)和器件可靠性。 在架構上,全硅MEMS時(shí)鐘振蕩器結合了固定頻率的MEMS諧振器和提供溫度補償和頻率合成功能的、具有高分辨率的、分數N鎖相環(huán)電路?;谶@一架構已經(jīng)開(kāi)發(fā)出各種不同類(lèi)別的時(shí)鐘振蕩器—從單端和差分信號輸出的標準振蕩器、TCXO、VC-TCXO、VCXO到數字控制振蕩器(DCXO)。 
 
本文介紹基于MEMS的DCXO和傳統牽引振蕩器在抖動(dòng)清除和通信同步鎖相環(huán)路應用中的比較。并以實(shí)例說(shuō)明如何應用高性能DCXO和FPGA來(lái)設計一個(gè)簡(jiǎn)潔的、全數字化的抖動(dòng)清除鎖相環(huán)電路。 
[page]
頻率控制方法 
 
振蕩器可通過(guò)直接牽引頻率或使用高分辨率鎖相環(huán)調整頻率來(lái)實(shí)現頻率控制。直接牽引頻率的VCXO用調整變容二極管電壓來(lái)改變諧振電路電容,而直接牽引頻率的DCXO通過(guò)可編程開(kāi)關(guān)切換不同的諧振電容。使用石英晶體諧振器的VCXO直接牽引頻率調整可以保持低相位噪聲,但牽引范圍被限制在約±200ppm。當系統應用需要更寬的頻率牽引范圍和與晶體振蕩器相近的低噪聲特性時(shí),用戶(hù)更傾向于選擇基于鎖相環(huán)的MEMS控制振蕩器架構,因為它們可以提供高達±1600ppm的牽引范圍。 
 
基于鎖相環(huán)的MEMS VCXO內部電路包括一個(gè)模數轉換器,將輸入電壓轉換成數字信號,并驅動(dòng)一個(gè)分數N鎖相環(huán)來(lái)調節輸出頻率。該架構在牽引范圍和VCO增益(Kv)的線(xiàn)性度都優(yōu)于直接牽引方式?;谧內荻O管的VCXO的VCO增益線(xiàn)性度僅為10%,而鎖相環(huán)頻率牽引的線(xiàn)性度可以達到0.1% 至1.0%。良好的線(xiàn)性度使得鎖相環(huán)路設計簡(jiǎn)化并在整個(gè)工作范圍內更加穩定。 
 
然而,增加鎖相環(huán)VCXO牽引范圍通常會(huì )增加振蕩器輸出的相位噪聲,這是設計人員不愿意增加牽引范圍的一個(gè)原因。DCXO可以解決這個(gè)問(wèn)題。DCXO可以接收數字化的頻率牽引信號,并直接驅動(dòng)DCXO內部全數字化的鎖相環(huán)反饋分頻器及調制器,不需要經(jīng)過(guò)模數轉換器,從而清除了近載波相位噪聲的一個(gè)來(lái)源。 
 
DCXO可以做到在增加頻率牽引范圍而不增加近載波相位噪聲,并具有優(yōu)于1%非常線(xiàn)性的增益響應,這可與最好的VCXO相媲美。DCXO提供許多可編程參數,因此,設計人員可以有更多Kv、輸出頻率、牽引范圍參數的選擇。 
 
DCXO參數的選擇 
 
DCXO在實(shí)際運行環(huán)境下可用的絕對頻率牽引范圍(APR)是由振蕩器電路的牽引范圍,頻率穩定性和長(cháng)期老化特性所決定的。例如,一個(gè)±150ppm牽引范圍,頻率穩定性±10ppm和老化特性 ±5ppm的DCXO將有±135ppm的APR。如果振蕩器的頻率穩定性等級降到±50ppm, 則可用頻率范圍APR也減少到±95ppm。在滿(mǎn)足系統規格前提下,設計人員可能需要考慮在所需振蕩器穩定性和器件成本之間的權衡。
頻率分辨率量化引起的相位噪聲,DCXO 10 MHz輸出,頻率更新速率每秒25000次
圖2:頻率分辨率量化引起的相位噪聲,DCXO 10 MHz輸出,頻率更新速率每秒25000次
[page]
應用DCXO的數字鎖相環(huán)路設計需要選擇合適的頻率分辨率、頻率更新速率和更新延遲,以盡量減少頻率更新引起的量化相位噪聲。通過(guò)提高頻率更新速率和頻率分辨率,量化噪聲可以降至振蕩器本征相位噪聲水平以下。圖2是不同頻率分辨率調整下的10MHz DCXO相位噪聲, 頻率更新速率每秒25,000次。圖中數據顯示,如果DCXO頻率調整的分辨率高于10ppb,頻率更新引入的量化噪聲可降至低于振蕩器本征相位噪聲的水平,使得頻率調整不會(huì )影響性能。頻率更新速率也是非常重要的設計參數,因為更新速率太低會(huì )導致DCXO在相對長(cháng)的時(shí)間累積較大的頻率相位誤差,從而導致較大的頻率調整數值和增加量化相位噪聲。但是,對于一個(gè)能以1ppb分辨率調整的DCXO,即使是低至每秒2,500次的更新速率,也足以確保量化噪聲不影響振蕩器的性能(見(jiàn)圖3)。
頻率更新速率對近載波相位噪聲的影響,DCXO頻率分辨率1 ppb
圖3:頻率更新速率對近載波相位噪聲的影響,DCXO頻率分辨率1 ppb
 
DCXO抖動(dòng)清除電路實(shí)現 
 
應用于抖動(dòng)清除鎖相環(huán)路的DCXO應具有足夠高的頻率更新速率,極高的頻率分辨率,低相位噪聲性能和適合系統要求的頻率牽引范圍。圖4是一個(gè)基于DCXO和FPGA的全數字鎖相環(huán)路125MHz時(shí)鐘的抖動(dòng)清除電路。該設計選擇的SiT3907 DCXO可以提供最高每秒25,000次的頻率更新速率,1ppb的高頻率分辨率,小于1 ps RMS(12kHz~20MHz)的積分相位抖動(dòng)特性和最高達±1600ppm的線(xiàn)性牽引范圍。全數字鎖相環(huán)電路包括輸入時(shí)鐘分頻器,相位累加器、環(huán)路濾波器,環(huán)路狀態(tài)控制電路,可選的CIC濾波器,以及驅動(dòng)DCXO芯片的串行通信接口。
基于DCXO和ADPLL的抖動(dòng)清除電路框圖
圖4:基于DCXO和ADPLL的抖動(dòng)清除電路框圖
 
相位累加器是一個(gè)啟停計數器,由反饋的DCXO時(shí)鐘驅動(dòng)。計數器周期的啟動(dòng)和結束由輸入時(shí)鐘分頻脈沖觸發(fā)。輸入時(shí)鐘預分頻值N決定了相位累加器的采樣率。 
 
環(huán)路濾波器需要保持低帶寬,一般不大于相位累加器采樣率的十分之一。環(huán)路狀態(tài)控制電路在檢測到鎖定狀態(tài)之后可降低環(huán)路增益,進(jìn)一步提高噪聲抑制能力。 
 
圖4的數字鎖相環(huán)電路還包括兩個(gè)附加功能,可以降低相位噪聲和抖動(dòng)。第一個(gè)功能是環(huán)路狀態(tài)控制電路的更新或復位信號,可最小化相位誤差的積累。第二個(gè)功能是可選的CIC濾波器,可降低開(kāi)環(huán)增益。沒(méi)有打開(kāi)CIC濾波器的開(kāi)環(huán)增益H(s)為:
比較帶抖動(dòng)的125 MHz系統時(shí)鐘輸入(黃色,頂部)與抖動(dòng)清除后的輸出時(shí)鐘(藍色,底部)
其中,N是系統時(shí)鐘與相位比較器采樣頻率之間的比率。當環(huán)路濾波器增益在鎖定過(guò)程中的兩個(gè)值之間交替時(shí),CIC濾波器可減輕增益變化對輸出的影響。另外,調節增益Kp和Ki之間的比例可以增加穩定性、提高性能。
比較帶抖動(dòng)的125 MHz系統時(shí)鐘輸入(黃色,頂部)與抖動(dòng)清除后的輸出時(shí)鐘(藍色,底部)
圖5:比較帶抖動(dòng)的125 MHz系統時(shí)鐘輸入(黃色,頂部)與抖動(dòng)清除后的輸出時(shí)鐘(藍色,底部)
 
實(shí)驗測量該設計的相位噪聲、相位抖動(dòng)和抖動(dòng)衰減的有效性。測量數據顯示對正弦信號調制抖動(dòng)的衰減可高達60dB,并導致綜合相位抖動(dòng)顯著(zhù)降低。圖5顯示抖動(dòng)清除電路對時(shí)鐘信號的影響;從一個(gè)能觀(guān)察到明顯抖動(dòng)的125MHz系統時(shí)鐘開(kāi)始,將寬帶相位抖動(dòng)從157 ps RMS降至3.5 ps RMS,產(chǎn)生了一個(gè)適合通信和網(wǎng)絡(luò )應用的高性能、低抖動(dòng)的輸出時(shí)鐘。
 
要采購振蕩器么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉

久久无码人妻精品一区二区三区_精品少妇人妻av无码中文字幕_98精品国产高清在线看入口_92精品国产自产在线观看481页
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>