<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>
你的位置:首頁(yè) > 測試測量 > 正文

功耗成本降至28nm的一半 首款I(lǐng)ntel工藝22nm FPGA誕生

發(fā)布時(shí)間:2012-04-25 來(lái)源:電子元件技術(shù)網(wǎng) 責任編輯:sandyxu

Achronix的高端視點(diǎn):
  • Speedster22i 功耗和成本僅為28nm高端FPGA的一半
  • Speedster22i 集成業(yè)界最好的、經(jīng)芯片驗證過(guò)的硬核IP
Achronix的發(fā)展趨勢:
  • Speedster22i 有針對不同目標應用的兩個(gè)產(chǎn)品系列
  • 提供強勁的第三代ACE設計工具
  • 加強中國市場(chǎng)服務(wù),提供全面的FAE支持

當Xilinx與Altera正在28nm節點(diǎn)相戰甚酣的時(shí)候,Achronix從半路殺出,宣布其首款22nm技術(shù)工藝 FPGA問(wèn)世。在得到Intel最先進(jìn)的22nm工藝生產(chǎn)線(xiàn)的首次開(kāi)放代工之后, Achronix的Speedster22i 帶來(lái)了震撼性的驚喜:新22nmFPGA器件的功耗和成本只有28nm高端FPGA的一半。

日前, Achronix 半導體公司來(lái)華召開(kāi)新聞發(fā)布會(huì ),公布了Speedster22i HD和HP產(chǎn)品系列的細節。其總裁兼首席執行官Robert Blake和中國區銷(xiāo)售總監羅煒亮(Eric Law)向電子元件技術(shù)網(wǎng)記者詳細介紹了產(chǎn)品的相關(guān)情況。

“Speedster22i FPGA產(chǎn)品是業(yè)內唯一針對應用的高端FPGA,功耗和成本均僅為28nm高端的FPGA的一半,且簡(jiǎn)單易用,可顯著(zhù)提高設計效率。” Robert Blake表示:“這些優(yōu)勢得益于A(yíng)chronix不尋常的策略:采用Intel領(lǐng)先的22nm FinFET工藝技術(shù);針對特定市場(chǎng)通訊和測試方面的應用;并使用業(yè)界最好的硬核IP及輔助設計軟件。”

                     Robert Blake和Eric Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA
                    Robert Blake和Eric Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA

功耗和成本僅為28nm高端FPGA的一半

“這種將英特爾22nm工藝的領(lǐng)先性,與我們在內核結構及面向目標應用的嵌入式硬IP這兩個(gè)方面的創(chuàng )新相結合,意味著(zhù)我們的客戶(hù)將擁有一種高端的FPGA解決方案,其功耗和成本都為具有競爭性FPGA產(chǎn)品的一半。”Robert Blake介紹說(shuō)。

對于目標應用,嵌入式硬核IP消耗的功率比在通用FPGA的可編程結構中執行相同功能要少90%。此外,由英特爾的22nm FinFET工藝所提供的創(chuàng )新可少耗達50%的功率,同時(shí)比構建在28nm平面工藝上的晶體管快接近40%。對于HD系列器件,這些因素結合在一起帶來(lái)了比主流FPGA低出最高可達50%的總功率消耗。
               Robert Blake和Eric
Law介紹Speedster22i是業(yè)界最高密度和最高性能的FPGA
                           Speedster22i FPGA產(chǎn)品僅消耗28nm高端的FPGA一半的功率

集成業(yè)界最好的、經(jīng)芯片驗證過(guò)的硬核IP

“我們差異化戰略的一部分是集成同類(lèi)中最佳的、經(jīng)芯片驗證過(guò)的IP。” Achronix創(chuàng )始人兼董事長(cháng)John Lofton Holt表示:“例如,除了英特爾22nm工藝所提供的巨大的功耗和性能優(yōu)勢之外,我們的Speedster22i器件還充分發(fā)揮了一整套業(yè)界領(lǐng)先的I/O接口技術(shù)、核心技術(shù)的和由英特爾開(kāi)發(fā)的封裝IP。這幫助我們獲得以前無(wú)法達到的性能和信號完整性新高度,并同時(shí)減少我們的開(kāi)發(fā)時(shí)間和開(kāi)發(fā)成本。”

                  Speedster22i器件中集成了同類(lèi)中最佳的、經(jīng)芯片驗證過(guò)的硬核IP
                           Speedster22i器件中集成了同類(lèi)中最佳的、經(jīng)芯片驗證過(guò)的硬核IP

Speedster22i器件是首批包括內置端到端、硬核IP接口協(xié)議功能的FPGA,其硬核IP包括完整的I/O協(xié)議棧,可用于 10/40/100G、Interlaken、PCI Express gen1/2/3和用于2.133Gbps DDR3的內存控制器。在其他的FPGA中,這些功能都由可編程陣列來(lái)實(shí)現,使時(shí)序收斂具有挑戰性并要求占用可編程陣列中高達50萬(wàn)個(gè)的等效查找表(LUT)。這給傳統的FPGA設計增加了大量的成本和功耗,而在Speedster FPGA產(chǎn)品中它們都是基本的連接。此外,嵌入式硬核IP消除了采購、集成和測試這些功能相應的軟核IP成本。

下頁(yè)內容:不同目標應用的產(chǎn)品系列、強勁的第三代ACE設計工具、中國市場(chǎng)的FAE支持[page]

提供針對不同目標應用的兩個(gè)產(chǎn)品系列

針對不同目標應用,Speedster22i推出兩個(gè)不同的產(chǎn)品系列——共享相同I/O功能和硬核IP的產(chǎn)品系列HD和HP。兩個(gè)系列都充分發(fā)揮了Achronix的CAD Environment (ACE) 開(kāi)發(fā)平臺,它為開(kāi)發(fā)工程師提供了一種方便和熟悉的工具環(huán)境。
               Speedster22i
FPGA產(chǎn)品僅消耗28nm高端的FPGA一半的功率                
                         Speedster22i HD和HP兩個(gè)共享相同I/O功能和硬核IP的產(chǎn)品系列

HD系列:HD系列FPGA是一系列基于同步的FPGA產(chǎn)品,它們將密度最高的FPGA與最低的功耗結合在一起。在HD系列中有四個(gè)成員,其中最大的器件擁有170萬(wàn)個(gè)有效的查找表和144Mb嵌入式RAM。此外,還帶有最多可達16個(gè)28Gbps的高速收發(fā)器(SerDes)、64個(gè)12.75Gbps的SerDes和960個(gè)通用2.133Gbps的I/O,HD系列提供了業(yè)界最高的I/O帶寬,這是高端交換機和橋接應用的關(guān)鍵。

HP系列:HP系列FPGA產(chǎn)品利用了Achronix擁有專(zhuān)利的picoPIPE ™自定時(shí)鐘體系結構,且可運行在高達1.5 GHz的主頻上,比基于同步的FPGA快3到4倍。Speedster22i HP FPGA產(chǎn)品專(zhuān)為前饋數據流和DSP應用獲得最大性能而設計。HP系列有兩款產(chǎn)品,其中最大的器件擁有25萬(wàn)個(gè)查找表和64 Mb的嵌入式RAM 。

提供強勁的第三代ACE設計工具

EDA軟件的成熟度是FPGA能否成功應用的重要因素,對于這一點(diǎn),Achronix顯得信心十足。“我們功能強大且可靠的ACE設計工具現已進(jìn)入第四代,使時(shí)序收斂更加輕松。我們強大的設計工具、內核性能優(yōu)勢和嵌入式硬核IP組合在一起,在絕大多數情況下使時(shí)序收斂猶如按下按鈕般容易。” Achronix市場(chǎng)營(yíng)銷(xiāo)副總裁Steve Mensor說(shuō)。

HD和HP兩個(gè)系列都由Achronix成熟的和易于使用的ACE設計軟件4.2版本提供支持,該軟件現已可供貨。ACE是唯一構建在業(yè)界標準的Eclipse平臺開(kāi)源平臺上的FPGA設計工具,使ACE對曾經(jīng)使用過(guò)構建于Eclipse平臺的其他任何設計工具的工程師都簡(jiǎn)單易學(xué)。

加強中國市場(chǎng)服務(wù),提供全面的FAE支持

Robert Blake表示,Achronix對中國市場(chǎng)非常重視,這也是為什么選擇在中國發(fā)布Speedster22i新產(chǎn)品,以及邀請Eric Law擔任中國區銷(xiāo)售總監的原因。Eric Law曾經(jīng)在A(yíng)ltera公司工作了 13 年,并幫助該公司在亞洲業(yè)務(wù)的增長(cháng)了數倍。“中國的通訊、網(wǎng)絡(luò )和數字處理市場(chǎng),與我們產(chǎn)品的高端定位非常符合。在價(jià)格和性能上的優(yōu)勢,有利于我們進(jìn)入中國。” Robert Blake說(shuō),“相信中國會(huì )成為我們最大的一部分市場(chǎng)”。

為確保Speedster22i順利達產(chǎn)并確保對其早期客戶(hù)的全面支持,Achronix推出了一個(gè)早期合作者計劃,以幫助客戶(hù)很容易地從傳統的FPGA轉移到Speedster 22i。早期合作者計劃包括評估板、 現場(chǎng)培訓和技術(shù)支持?,F在A(yíng)chronix已經(jīng)在中國設立了辦事處——深圳市亞克尼斯半導體技術(shù)有限公司,在中國方面會(huì )有專(zhuān)門(mén)的FAE支持。 Eric Law表示,Achronix會(huì )擴大在中國的FAE隊伍,確保給中國客戶(hù)最好的服務(wù)。

HD1000 的工程樣片將在2012年第三季度開(kāi)始發(fā)貨。HD1000是業(yè)內最大的FPGA,帶有超過(guò)100萬(wàn)個(gè)有效LUT和84Mb的嵌入式RAM。其余的HD和HP器件將在未來(lái)12個(gè)月內推出。
要采購工具么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉

久久无码人妻精品一区二区三区_精品少妇人妻av无码中文字幕_98精品国产高清在线看入口_92精品国产自产在线观看481页
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>