中心議題:
解決方案:
- 采用高速串行通信技術(shù)
- 采用單端的HSTL Class1電平接口
- 把原基站內的基帶單元和射頻單元通過(guò)標準化接口
1 引言
隨著(zhù)數據寬帶網(wǎng)絡(luò )的迅猛發(fā)展,需要不斷提高系統設備的業(yè)務(wù)容量。目前的趨勢是采用高速串行通信技術(shù),即采用串行解串器SERDES,把低速的并行數據轉換為高速串行數據連接。SERDES串行接口可在背板或電纜/光纖等不同互聯(lián)介質(zhì)上傳輸高速信號,在提高系統傳輸帶寬的同時(shí),有利于印刷電路板(PCB)布線(xiàn),并降低系統功耗和噪聲。
TI(德州儀器)推出一系列高性能的通用SERDES,滿(mǎn)足高帶寬、高性能的應用要求,廣泛應用在WI系統、接入設備、傳送網(wǎng)絡(luò )、數據通信等通信產(chǎn)品,以及工業(yè)控制系統。本文以TLK3132為例,詳細介紹了SERDES工作原理和器件特點(diǎn),并以WI系統中的CPRI應用需求為例,提供TLK3132的設計方法等。
2 TLK3132工作原理
TLK3132是TI推出的一款通用兩通道串行器/解串器(SERDES),采用90nm工藝,能滿(mǎn)足一些低功耗的應用需求,內部功能模塊如圖1所示。SERDES Core的發(fā)送部分用于實(shí)現8位、9位或10位寬字的并串轉換,然后通過(guò)一根電纜或印刷板(PCB)走線(xiàn)發(fā)送出去,而接收部分則將串行數據進(jìn)行串并轉換為8位、9位或10位寬的并行字。
圖1 TLK3132內部功能框圖
下面詳細介紹了6個(gè)功能模塊及其應用特點(diǎn):并行接口、串行接口、時(shí)鐘分布電路、8B/10B編解碼電路、PRBS測試以及相關(guān)寄存器訪(fǎng)問(wèn)控制接口MDIO。
2.1 并行接口
TLK3132器件每個(gè)通道并行收發(fā)側分別包含8位數據位和兩位靈活的控制位,支持各種通用的并行接口,如千兆以太網(wǎng)的介質(zhì)無(wú)關(guān)接口RGMII、GMII、RTBI、TBI,以及RNBI、NBI、REBI、EBI、TBID和NBID等多種工作模式。對于DDR模式而言,既支持位邊沿采樣(采樣時(shí)鐘邊沿與數據位翻轉邊沿同步),也可支持位中間采樣(采樣時(shí)鐘邊沿處于數據位的中間位置);對于SDR模式而言,既支持上升沿采樣并行口數據,也支持下降沿采樣數據。由于使用同步時(shí)鐘,在布線(xiàn)時(shí)時(shí)鐘線(xiàn)和數據線(xiàn)必須等長(cháng)且時(shí)鐘線(xiàn)盡量不要分叉,此外通過(guò)配置不同的數據采樣邊沿,可以降低系統互連設計的風(fēng)險,提高系統設計的魯棒性。
并行接口采用單端的HSTL Class1電平接口,遵循EIA/JESD8-6標準電氣指標規格,同時(shí)支持1.5V或1.8V的電源電壓。為了提高HSTL高速接口的SI性能,TLK3132并行接收側集成了可寄存器配置的匹配電阻,采用戴維南等效電路匹配方式,等效于加一個(gè)匹配電阻到VDDQ/2,同時(shí)也可關(guān)閉內部的阻抗匹配電路,如圖2所示;并行發(fā)送側可通過(guò)寄存器配置4種不同的邊沿速率。
圖2 并行口等效框圖
2.2 串行接口
TLK3132支持的串行接口速率從600Mbps到3.75Gbps,不同通道可獨立地工作于全速率、半速率以及1/4速率模式。為了補償高速信號傳輸的介電損耗和趨膚效應,TLK3132高速串行接口發(fā)送端具有強大的去加重能力,共支持15級調節能力(達到10.87dB補償),同時(shí)支持8級的輸出擺幅設置(從125mV到1375mV);接收端包含有自適應均衡器,最大補償能力得到12dB以上,保證高速串行接口的SI性能。在3.072Gbps速率下可支持50inches的FR4傳輸或30m的電纜傳輸(特性阻抗50歐姆),解決了高速信號在背板側或前基板的設計難題。
圖3是TLK3132高速串行接口的AC耦合框圖,采用CML高速電平接口,發(fā)送側內部集成了50歐姆的匹配電阻。接收端支持DC和AC耦合,若采用直流耦合時(shí),共模電壓由發(fā)送側決定,匹配電阻直接上拉到VDDT,若采用交流耦合,為得到最優(yōu)的共模偏置電壓,選擇芯片內部0.8VDDT的偏置電壓。在實(shí)際電路設計中,推薦采用交流耦合方式,容易實(shí)現不同接口的電平轉換,并可去除共模噪聲,避免外界噪聲對接收端的影響。
圖3 串行接口A(yíng)C耦合
[page]
2.3 8B/10B編解碼及通道同步
在串行鏈路通信中,為了實(shí)現信號時(shí)鐘的恢復,需要避免出現長(cháng)串0和長(cháng)串1,同時(shí)保持電路上正負電平平衡,能正確地交流耦合避免信號失真,需要傳輸信號中的0和1數量數目相等,因此業(yè)界廣泛應用8B/10B編解碼方法:實(shí)現8B到10B的映射(圖4),即一個(gè)字節(8bits)用10bits來(lái)表示,從中挑選出連續0或者1個(gè)數不會(huì )超過(guò)3個(gè),0和1的個(gè)數差不大于2 (最多6個(gè)’0’或’1’)。
為了實(shí)現信號流中0和1的個(gè)數相等,在設計編碼時(shí),針對每個(gè)原碼設計了兩個(gè)編碼,如:十六進(jìn)制字節0x3B,對應兩個(gè)編碼分別為110110 1001(1的個(gè)數多于0)和001001 1001(0的個(gè)數多于1),在發(fā)送過(guò)程中不斷統計當前數據流中0和1的個(gè)數差,如果0的個(gè)數大于1的個(gè)數,則發(fā)送0X3B字節時(shí)取前面一種編碼;反之,則取后面一種編碼,這樣就不斷平衡數據流中0和1的個(gè)數,保持串行數據中0和1的數量相同。
圖 4 8B/10B映射
串行通信中,除了有效數據外,還需要一些控制字符傳送某些控制協(xié)議。因此,在8B/10編碼中,包含下面兩種信息:
1)D分組,用于傳遞有效業(yè)務(wù)數據;
2)K分組,用于傳遞控制信息等,如K28.5控制字符10B編碼包含0011111010或1100000101(連續5個(gè)’1’或’0’,稱(chēng)為Comma,千兆以太網(wǎng)使用的8B/10B編碼方案中Comma是唯一的),用于定位串行數據流中每10個(gè)bits組的邊界,避免數據流出現錯誤時(shí)無(wú)法界定每10bit的邊界,導致鏈路中斷。
TLK3132內部兼容了IEEE802.3-2005中關(guān)于1000BASE-X物理編碼子層(PCS)技術(shù)(注:不支持自協(xié)商功能),如CTC FIFO、8B/10B編解碼電路等模塊,同時(shí)這些模塊設計時(shí)非常靈活,通過(guò)MDIO口進(jìn)行寄存器設置可以使能或關(guān)閉。此外,TLK3132通過(guò)檢測Comma進(jìn)行通道同步判斷,內部的狀態(tài)機也是參考1000BASE-X規定的鏈路同步和鏈路失步建立機制,因此TLK3132能被廣泛應用在WI、數據網(wǎng)絡(luò )、以太網(wǎng)等不同領(lǐng)域。
2.4 時(shí)鐘電路
SERDES實(shí)現的一個(gè)關(guān)鍵技術(shù)是時(shí)鐘的產(chǎn)生和分布,圖5是TLK3132芯片內部的時(shí)鐘架構。時(shí)鐘配置非常靈活,支持單端或差分參考時(shí)鐘輸入,同時(shí)包括多個(gè)高頻鎖相環(huán)電路:
1)高速SERDES Core包含了一個(gè)高頻倍頻器(用于產(chǎn)生高速串行數據)和一個(gè)基于相位內插的CDR(在接收端用于從串行數據中恢復時(shí)鐘)。
2)由于串并模塊里的高頻倍頻器環(huán)路帶寬很大,最大可達30MHz左右。故TLK3132內部集成了一顆基于LC振蕩器的抖動(dòng)濾除鎖相環(huán),環(huán)路帶寬通常設置在幾百KHz以?xún)?,可以對輸入參考時(shí)鐘進(jìn)行濾除,降低參考時(shí)鐘對幾百KHz 以上抖動(dòng)性能的要求,圖6是TLK3132發(fā)送鏈路在抖動(dòng)濾除器打開(kāi)和關(guān)閉下的環(huán)路傳遞函數。此外,抖動(dòng)濾除器也可對鏈路恢復的時(shí)鐘(只可接收CH0通道的恢復時(shí)鐘RXBCLK(0))進(jìn)行抖動(dòng)濾除,提高恢復時(shí)鐘的信號質(zhì)量。
3)PLL1、PLL2、PLL3和PLL4作為倍頻器,和前級抖動(dòng)濾除鎖相環(huán)電路配合,分別產(chǎn)生適合的時(shí)鐘頻率以滿(mǎn)足系統各個(gè)模塊的需求。
圖5 內部時(shí)鐘架構
圖6 TLK3132內部鎖相環(huán)環(huán)路帶寬
[page]
2.5 PRBS測試
TLK3132支持PRBS碼的產(chǎn)生和驗證,便于系統定位鏈路故障,提高設備的可維護性。TLK3132內部有兩套PRBS測試方法,一個(gè)在SERDES Core內部(通過(guò)寄存器0x9011/0x9012配置),該測試一般是只針對生產(chǎn)測試,且控制性能受限,在電路設計中一般不用該功能;另一個(gè)是SERDES Core外面(圖1所示),支持
PRBS測試多項式是
,可以通過(guò)寄存器配置(0x10)或外部引腳PRBSEN邏輯控制打開(kāi)或關(guān)閉。此外,PRBS驗證時(shí)可通過(guò)GPO[1:0]管腳監控PRBS測試誤碼情況,也可訪(fǎng)問(wèn)寄存器0x1D讀取誤碼數(當讀取該寄存器后,將從新開(kāi)始誤碼計數)。
2.6 MDIO接口和寄存器訪(fǎng)問(wèn)
TLK3132內部寄存器訪(fǎng)問(wèn)通過(guò)MDIO管理接口實(shí)現(遵循IEEE 802.3 Clause 22規格),包括管理數據時(shí)鐘(MDC)和管理數據輸入輸出(MDIO)。由于Clause 22直接尋址寄存器空間限制,TLK3132增加了一些擴展寄存器,故支持兩種尋址方式:
1) 直接尋址:主要包括與物理層相關(guān)的鏈路配置,地址空間分布在0x00~0x1F,PA[0]的高低電平?jīng)Q定對TLK3132的CH0通道或CH1通道進(jìn)行操作;
2) 間接尋址:TLK3132的一些擴展功能訪(fǎng)問(wèn),如內部時(shí)鐘配置、I/O性能配置等。地址空間分布在0x9000~0x9900,不同通道的功能有獨立的寄存器進(jìn)行配置。通過(guò)間接地址訪(fǎng)問(wèn)寄存器,需要先把寄存器地址寫(xiě)到0x1E地址,然后把相應的控制字寫(xiě)到0x1F地址或從0x1F地址讀取相應的寄存器值。
3 TLK3132在CPRI接口的應用
為了處理射頻模塊拉遠技術(shù)中基帶單元和射頻單元的光纖鏈接,國際上成立兩個(gè)標準化組織:一個(gè)是CPRI (Common Public Radio Interface),在2003年由華為、愛(ài)立信、NEC、西門(mén)子和北電發(fā)起成立的組織,致力于基帶、射頻接口的標準化;另一個(gè)是OBSAI (Open Base Station Architecture Initiative),由諾基亞、LG電子、三星電子等成立的聯(lián)盟。二者都定義了使基帶和射頻分離的標準化接口,也就是將宏基站分為基帶單元BBU和遠端射頻單元RRU兩部分,BBU和RRU之間傳送I/Q數據和控制管理數據,其信號格式就是CPRI或者OBSAI所定義的標準接口。本文以CPRI接口為例,詳解TLK3132在射頻模塊拉遠技術(shù)中的應用。
3.1 CPRI接口
CPRI接口在傳輸用戶(hù)界面定義了物理層layer1和數據鏈路層layer2兩層協(xié)議。在物理層中,將上層接入點(diǎn)的數據進(jìn)行串并/并串轉換,以及物理層的編解碼(CPRI接口推薦采用8B/10B,遵循IEEE 802.3 2005 Clause36建議);在數據鏈路層,對上層接入點(diǎn)的I/Q數據、物理層協(xié)議數據、網(wǎng)絡(luò )協(xié)議數據(包括以太網(wǎng)數據、高層數據鏈路協(xié)議數據)和廠(chǎng)家自定義的控制信息等進(jìn)行相應的處理。
目前CPRI有三種建議的鏈路速率,分別是614.4Mbps、1228.8Mbps、2457.6Mbp。在發(fā)送側,把I/Q數據、控制協(xié)議信息、同步信息等復用為CPRI幀結構信息,經(jīng)過(guò)物理層的8B/10B編碼后,通過(guò)光纖長(cháng)距離傳播(幾公里到幾十公里);在接收側,CPRI幀信號經(jīng)過(guò)串并轉換后經(jīng)過(guò)8B/10解碼成相應的I/Q數據和控制協(xié)議信息,交由上層數據鏈路處理。
CPRI幀分成基本幀單元和超幀單元?;編瑔卧膸l是3.84MHz,包括16個(gè)字(表示為W=0…15,其中W0為控制字,后15個(gè)字為I/Q數據),根據不同的鏈路速率,字的長(cháng)度分別為8bits、16bits(如圖7所示)、32bits。超幀單元是由256個(gè)基本幀單元組成,其中,第1個(gè)基本幀單元里的控制字寫(xiě)入K28.5標志作為超幀的同步控制信息,其余的255個(gè)基本幀單元里的控制字包含控制和管理字(C&M)、廠(chǎng)商自定義控制字等,并預留一些控制字。
圖7 線(xiàn)速率1228.8Mbps的CPRI基本幀結構
在高速數據鏈路通信中,抖動(dòng)指標是非常關(guān)鍵的,CPRI接口相應推薦了高速串行信號的眼圖和抖動(dòng)規格。在SERDES發(fā)送側,CPRI要求的眼圖模板如圖8所示。
圖8 CPRI接口發(fā)送輸出眼圖模板(E.x.LV)
表1 E.6.LV, E.12.LV and E.24.LV發(fā)送器AC定時(shí)規格(參考資料CPRI Specification V2.0)
特性
|
符號
|
范圍
|
單位
|
注釋
|
Min
|
Max
|
輸出電壓
|
Vo
|
-0.40
|
2.30
|
Volts
|
|
差分輸出電壓
|
VDIFFPP
|
800
|
1600
|
mV,p-p
|
|
確定性抖動(dòng)
|
JD
|
|
0.17
|
UI
|
|
總抖動(dòng)
|
JT
|
|
0.35
|
UI
|
|
單位間隔 E.6.LV
|
UI
|
1/614.4
|
1/614.4
|
ms
|
+/- 100 ppm
|
單位間隔 E.12.LV
|
UI
|
1/1228.8
|
1/1228.8
|
ms
|
+/- 100 ppm
|
單位間隔 E.24.LV
|
UI
|
1/2457.6
|
1/2457.6
|
ms
|
+/- 100 ppm
|
在CPRI接口的實(shí)現中,TLK3132完成高性能的串/并、并/串轉換,以及CPRI幀的同步和8B/10B編解碼,即CPRI接口物理層的相關(guān)功能實(shí)現。
[page]
3.2 應用例子
根據前面關(guān)于TLK3132的器件特點(diǎn)分析和CPRI接口介紹,TLK3132可以很好地滿(mǎn)足CPRI接口的應用要求,圖8是TLK3132在CPRI鏈路中的一個(gè)典型功能框圖:TLK3132接收來(lái)自光電轉換后的高速串行電信號,經(jīng)串并轉換后,提取相應控制字符和有效字符并進(jìn)行8B/10B解碼,送給ASIC或FPGA進(jìn)行CPRI解幀處理;同時(shí),也接收來(lái)自ASIC/FPGA的CPRI幀信號,進(jìn)行相應的8B/10B編碼后送給SERDES Core完成并串轉換。
在該電路中,TLK3132恢復時(shí)鐘送給PLL作為參考時(shí)鐘,同時(shí)其參考時(shí)鐘又來(lái)自PLL的輸出時(shí)鐘。為保證內部CDR可靠工作,TLK3132要求參考時(shí)鐘跟輸入高速串行數據的頻偏控制在+/-200PPM以?xún)?,因此外圍PLL在失鎖情況下,必須保證本地振蕩器的自由振蕩頻率要足夠穩定,通常建議采用基于壓控晶振的時(shí)鐘方案。
圖8 TLK3132在CPRI接口的典型應用
下面例子說(shuō)明如何通過(guò)MDIO設置TLK3132相關(guān)寄存器的軟件配置。假設:CH0和CH1通道串行速率分別為1228.8Mbps和2457.6Mbps、并行接口采用SDR接口并工作在NBI模式、使能內部8B/10B編解碼器、差分參考輸入122.888MHz時(shí)鐘,內部抖動(dòng)濾除鎖相環(huán)關(guān)閉,則在TI的TLK3132評估板上參考軟件配置如下。
START
CLAUSE 22 //選擇CLAUSE 22模式
SETPHYADD(00) //選擇物理地址0
WRITE(00, 8000) //軟件復位芯片,即對所有寄存器進(jìn)行復位
READ(11, 3590, FFFF) // 驗證MDIO 功能是否正常
WRITE(1E, 9100) //把0x3FF0寫(xiě)入0x9100寄存器,差分參考輸入作為SERDES Core的參考時(shí)鐘
WRITE(1F, 3FF0)
WRITE(1E, 9000) //高頻倍頻器的倍頻系數設為10
WRITE(1F, 1515)
WRITE(1E, 9001) //設置CH0為1/2速—1228.8Mbps、CH1為全速—2457.6Mbps
WRITE(1F, 6060)
WRITE(10, 8400) //并行接收時(shí)鐘選擇各自通道的恢復時(shí)鐘
WRITE(11, B197) //并口為SDR且工作在NBI模式、上升沿打數據、8B/10B使能
WRITE(1E, 9002) //設置CH0通道接收為交流耦合、自適應均衡
WRITE(1F, 1005)
WRITE(1E, 9004) //設置CH1通道接收為交流耦合、自適應均衡
WRITE(1F, 1005)
WRITE(1E, 900A) //設置CH0通道串行發(fā)送端的擺幅為1000mV,去加重為9.52% (0.87dB)
WRITE(1F, 0B21)
WRITE(1E, 900C) //設置CH1通道串行發(fā)送端的擺幅為1000mV,去加重為9.52% (0.87dB)
WRITE(1F, 0B21)
WRITE(10, 8C00) //數據通道復位
PAUSE(100) //等待芯片配置生效
WRITE(1E, 901B) //檢查SERDES Core內部鎖相環(huán)是否鎖定
READ(1F, 0011, 0011)
STOP
3.3 實(shí)驗測試
由于串行口速率高達1228.8Mbps和2457.6Mbps,對PCB的layout提出較大的挑戰。同時(shí)TLK3132具有非常優(yōu)秀的損耗補償能力,可以調整最佳的去加重補償等級,以得到最佳的信號完整性性能。
在3.2節的例子中,反復發(fā)送K28.5字節數據,實(shí)際測試到的TLK3132發(fā)送端眼圖如圖9和圖10(分別對應的串行速率為1228.8Mbps和2457.6Mbps),抖動(dòng)主要來(lái)源于隨機噪聲,眼寬均在0.9UI以上,具有非常優(yōu)越的抖動(dòng)性能(通過(guò)適當調整去加重能力補償傳輸線(xiàn)FR4的損耗,以提高SI性能)。
圖9 1228.8Mbps發(fā)送側眼圖(經(jīng)5inches FR4走線(xiàn),調整了最優(yōu)的去加重補償)
圖10 2457.6Mbps發(fā)送側眼圖(經(jīng)5inches FR4走線(xiàn),調整了最優(yōu)去加重補償)
4 總結
TLK3132是一款低功耗、低抖動(dòng)、低成本、高性能的多速率收發(fā)器,靈活的內部模塊配置功能使其廣泛地應用于高速串行通信。
為了降低無(wú)線(xiàn)網(wǎng)絡(luò )的組網(wǎng)成本和提高覆蓋范圍,射頻拉遠技術(shù)廣泛應用在3G網(wǎng)絡(luò )建設,可把原基站內的基帶單元和射頻單元通過(guò)標準化接口(如CPRI等)進(jìn)行分離,達到一處機房多處天線(xiàn)配置的網(wǎng)絡(luò )布局,以減少運營(yíng)商對固定機房的投資。作為CPRI接口實(shí)現的一個(gè)關(guān)鍵技術(shù)—高速串并/并串收發(fā)器,TLK3132提供非常優(yōu)越的SI性能、標準的8B/10B和通道同步處理、靈活的片內時(shí)鐘產(chǎn)生和分布等,完全能滿(mǎn)足高可靠、多速率的CPRI接口標準要求。