<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>
你的位置:首頁(yè) > 電路保護 > 正文

PCB抄板之PROTEL到ALLEGRO的轉換技術(shù)

發(fā)布時(shí)間:2014-04-03 責任編輯:xiangpeng

【導讀】PCB抄板技術(shù)相信大家都不陌生了,也有很多的文章解析PCB抄板技術(shù),而我要講的是PROTEL到ALLEGRO的轉換技術(shù)和轉換過(guò)程中需要注意的情況,通過(guò)這一技術(shù)我們可以直接將Protel的原理圖轉化到Capture CIS中我們僅提出幾點(diǎn)通過(guò)實(shí)踐總結出來(lái)的注意事項。

當今IT產(chǎn)業(yè)的發(fā)展日新月異,對硬件設備的要求也越來(lái)越高,硬件設計師們面臨如何設計高速高密度PCB的難題。常言道,工欲善其事,必先利其器,這也是越來(lái)越多的設計師放棄低端的PCB設計工具,進(jìn)而選擇Cadence等公司提供的高性能PCB EDA軟件的原因。

PCB抄板之PROTEL到ALLEGRO的轉換技術(shù)

但是這種變革必然會(huì )帶來(lái)這樣或那樣的問(wèn)題。由于接觸和使用較早等原因,國內的PROTEL用戶(hù)為數眾多,他們在選擇Cadence高速PCB解決方案的同時(shí),都面臨著(zhù)如何將手頭的Protel設計移植到Cadence PCB設計軟件中的問(wèn)題。

在這個(gè)過(guò)程當中碰到的問(wèn)題大致可分為兩種:

一是設計不很復雜,設計師只想借助Cadence CCT的強大自動(dòng)布線(xiàn)功能完成布線(xiàn)工作;

二是設計復雜,設計師需要借助信噪分析工具來(lái)對設計進(jìn)行信噪仿真,設置線(xiàn)網(wǎng)的布線(xiàn)拓撲結構等工作。

一、對于第一種情況,要做的轉化工作比較簡(jiǎn)單,可以使用Protel或Cadence提供的Protel到CCT的轉換工具來(lái)完成這一工作。

1. Protel 封裝庫的轉化

長(cháng)期使用Protel作PCB設計,我們總會(huì )積累一個(gè)龐大的經(jīng)過(guò)實(shí)踐檢驗的Protel封裝庫,當設計平臺轉換時(shí),如何保留這個(gè)封裝庫總是令人頭痛。這里,我們將使用Orcad Layout,和免費的Cadence工具Layout2ALLEGRO來(lái)完成這項工作。

1) 在Protel中將PCB封裝放置到一張空的PCB中,并將這個(gè)PCB文件用Protel PCB 2.8 ASCII的格式輸出出來(lái);

2) 使用Orcad Layout導入這個(gè)Protel PCB 2.8 ASCII文件;

3) 使用Layout2allegro將生成的Layout MAX文件轉化為Allegro的BRD文件;

4) 接下來(lái),我們使用Allegro的Export功能將封裝庫,焊盤(pán)庫輸出出來(lái),就完成了Protel封裝庫到Allegro轉化。

[page]
2. Protel PCB到Allegro的轉化

有了前面兩步的基礎,我們就可以進(jìn)行Protel PCB到Allegro的轉化了。這個(gè)轉化過(guò)程更確切的說(shuō)是一個(gè)設計重現過(guò)程,我們將在A(yíng)llegro中重現Protel PCB的布局和布線(xiàn)。
 

PCB抄板之PROTEL到ALLEGRO的轉換技術(shù)

圖 protel啟動(dòng)畫(huà)面

1) 將第二步Capture生成的Allegro格式的網(wǎng)表傳遞到Allegro BRD中,作為我們重現工作的起點(diǎn);

2) 首先,我們要重現器件布局。在Protel中輸出Place & Pick文件,這個(gè)文件中包含了完整的器件位置,旋轉角度和放置層的信息。我們通過(guò)簡(jiǎn)單的手工修改,就可以將它轉化為Allegro的Placement 文件。在A(yíng)llegro中導入這個(gè)Placement文件,我們就可以得到布局了。

3) 布線(xiàn)信息的恢復,要使用Specctra作為橋梁。首先,從Protel中輸出包含布線(xiàn)信息的Specctra DSN文件。對于這個(gè)DSN文件我們要注意以下2點(diǎn):

4) Protel中的層命名與Allegro中有所區別,要注意使用文本編輯器作適當的修改,例如Protel中頂層底層分別為T(mén)oplayer和Bottomlayer,而在A(yíng)llegro中這兩層曾稱(chēng)為T(mén)OP和BOTTOM;

5) 注意在Specctra中查看過(guò)孔的定義,并添加到Allegro的規則中。在allegro中定義過(guò)孔從Specctra中輸出布線(xiàn)信息,可以使用 session, wires, 和route文件,建議使用route文件,然后將布線(xiàn)信息導入到我們以及重現布局的Allegro PCB中,就完成了我們從Protel PCB到Allegro BRD的轉化工作。
 

PCB抄板之PROTEL到ALLEGRO的轉換技術(shù)

圖 ALLEGRO啟動(dòng)畫(huà)面

3. PROTEL 原理圖到Cadence Design Systems, Inc. Capture CIS

在Protel原理圖的轉化上我們可以利用Protel DXP SP2的新功能來(lái)實(shí)現。通過(guò)這一功能我們可以直接將Protel的原理圖轉化到Capture CIS中。

[page]
需要注意的

1) Protel DXP在輸出Capture DSN文件的時(shí)候,沒(méi)有輸出封裝信息,在Capture中我們會(huì )看到所以元件的PCB Footprint屬性都是空的。這就需要我們手工為元件添加封裝信息,這也是整個(gè)轉化過(guò)程中最耗時(shí)的工作。在添加封裝信息時(shí)要注意保持與Protel PCB設計中的封裝一致性,以及Cadence在封裝命名上的限制。例如一個(gè)電阻,在Protel中的封裝為AXIAL0.4,在后面介紹的封裝庫的轉化中,將被修改為AXIAL04,這是由于Cadence不允許封裝名中出現“.”;再比如DB9接插件的封裝在Protel中為DB9RA/F,將會(huì )被改為DB9RAF。因此我們在Capture中給元件添加封裝信息時(shí),要考慮到這些命名的改變。

2) 一些器件的隱藏管腳或管腳號在轉化過(guò)程中會(huì )丟失,需要在Capture中使用庫編輯的方法添加上來(lái)。通常易丟失管腳號的器件時(shí)電阻電容等離散器件。

3) 在層次化設計中,模塊之間連接的總線(xiàn)需要在Capture中命名。即使在Protel中已經(jīng)在父設計中對這樣的總線(xiàn)命名了,還是要在Capture中重新來(lái)過(guò),以確保連接。

4) 對于一個(gè)封裝中有多個(gè)部分的器件,要注意修改其位號。例如一個(gè)74ls00,在protel中使用其中的兩個(gè)門(mén),位號為U8A,U8B。這樣的信息在轉化中會(huì )丟失,需要重新添加。

基本上注意到上述幾點(diǎn),借助Protel DXP,我們就可以將Protel的原理圖轉化到Capture中。進(jìn)一步推廣,這也為現有的Protel原理圖符號庫轉化到Capture提供了一個(gè)途徑。

二、對于第二種情況,下面將這種轉化的方法作一簡(jiǎn)單的介紹。

Cadence信噪分析工具的分析對象是Cadence ALLEGRO的brd文件,而Allegro可以讀入合乎其要求的第三方網(wǎng)表,Protel輸出的Telexis格式的網(wǎng)表滿(mǎn)足Allegro對第三方網(wǎng)表的要求,這樣就可以將Protel文件注入Allegro。

這里有兩點(diǎn)請讀者注意。首先,Allegro第三方網(wǎng)表在$PACKAGE段不允許有“.”;其次,在Protel中,我們用BasName[0:N]的形式表示總線(xiàn),用BasName[x]表示總線(xiàn)中的一根信號,Allegro第三方網(wǎng)表中總線(xiàn)中的一根信號的表示形式為Bas NameX,讀者可以通過(guò)直接修改Protel輸出的Telexis網(wǎng)表的方法解決這些問(wèn)題。

Allegro在注入第三方網(wǎng)表時(shí)還需要每種類(lèi)型器件的設備描述文件Device.txt文件,它的格式如下:

Package: package type
Class: classtype
Pincount: total pinnumber
Pinused: ...

其中常用的是PACKAGE,CLASS,PINCOUNT這幾項。PACKAGE描述了器件的封裝,但Allegro在注入網(wǎng)表時(shí)會(huì )用網(wǎng)表中的 PACKAGE項而忽略設備描述文件中的這一項。CLASS確定器件的類(lèi)型,以便信噪分折,Cadence將器件分為IC,IO,DISCRETE三類(lèi)。 PINCOUNT說(shuō)明器件的管腳數目。對于大多數器件,Device.txt文件中包含有這三項就足夠了。

有了第三方網(wǎng)表和設備描述文件,我們就可以將Protel中原理圖設計以網(wǎng)表的形式代入到Cadence PCB設計軟件中,接下來(lái),設計師就可以借助Cadence PCB軟件在高速高密度PCB設計方面的強大功能完成自己的設計。

如果已經(jīng)在Protel作了PCB布局的工作,Allegro的script功能可以將Protcl中的布局在A(yíng)llegro中重現出來(lái)。在 Protel中,設計師可以輸出一個(gè)Place & Pick文件,這個(gè)文件中包含了每個(gè)器件的位置、旋轉角度和放在PCB頂層還是底層等信息,可以通過(guò)這個(gè)文件很方便的生成一個(gè)Allegro的 script文件,在A(yíng)llegro中執行這個(gè)script就能夠重現Protel中的布局了,下面給出了完成Place & Pick文件到Allegro Script文件轉化的C++代碼,筆者使用這段代碼,僅用了數分鐘就將一個(gè)用戶(hù)有800多個(gè)器件的PCB板布局在A(yíng)llegro重現出來(lái)。

代碼段另附:請點(diǎn)擊此處查看

使用的工具
a) PROTEL DXP SP2
b) Cadence Design Systems, Inc. Capture CIS
c) Cadence Design Systems, Inc. Orcad Layout
d) Cadence Design Systems, Inc. Layout2ALLEGRO
e) Cadence Design Systems, Inc. Allegro
f) Cadence Design Systems, Inc. Specctra

【相關(guān)閱讀】

不容錯過(guò):沉淀了幾十年的PCB設計經(jīng)驗集錦【原創(chuàng )】
http://zzmyjiv.cn/test-art/80021385

電子設計中你不得不注意的8大誤區
http://zzmyjiv.cn/test-art/80021385

單片機電路設計必看:讓電磁干擾“無(wú)處遁形”
http://zzmyjiv.cn/test-art/80021385

剖析一個(gè)失誤PCB設計,可汲取哪些設計經(jīng)驗?
http://zzmyjiv.cn/test-art/80021385

揭秘選擇PCB基材的玄機!絕對實(shí)用!
http://zzmyjiv.cn/test-art/80021385

要采購工具么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉

久久无码人妻精品一区二区三区_精品少妇人妻av无码中文字幕_98精品国产高清在线看入口_92精品国产自产在线观看481页
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>