<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>
你的位置:首頁(yè) > 互連技術(shù) > 正文

使用虛擬實(shí)驗設計預測先進(jìn)FinFET技術(shù)的工藝窗口和器件性能

發(fā)布時(shí)間:2023-01-11 責任編輯:lina

【導讀】負載效應 (loading) 的控制對良率和器件性能有重大影響,并且它會(huì )隨著(zhù) FinFET(鰭式場(chǎng)效應晶體管)器件工藝的持續微縮變得越來(lái)越重要[1-2]。當晶圓的局部刻蝕速率取決于現有特征尺寸和局部圖形密度時(shí),就會(huì )發(fā)生負載效應??涛g工藝 loading 帶來(lái)的器件結構上的微小變化可能會(huì )對器件良率和性能產(chǎn)生負面影響,例如在偽柵多晶硅刻蝕過(guò)程中,由于刻蝕的負載效應,可能會(huì )在柵極和鰭結構交叉區域產(chǎn)生多晶硅邊角殘留,進(jìn)而造成 FinFET 結構的改變,并直接影響 FinFET 柵極的長(cháng)度和電學(xué)性能。多晶硅邊角殘留對良率和器件性能的影響,包括可接受的殘留的尺寸大小,可使用 SEMulator3D? 提前預測。


負載效應 (loading) 的控制對良率和器件性能有重大影響,并且它會(huì )隨著(zhù) FinFET(鰭式場(chǎng)效應晶體管)器件工藝的持續微縮變得越來(lái)越重要[1-2]。當晶圓的局部刻蝕速率取決于現有特征尺寸和局部圖形密度時(shí),就會(huì )發(fā)生負載效應??涛g工藝 loading 帶來(lái)的器件結構上的微小變化可能會(huì )對器件良率和性能產(chǎn)生負面影響,例如在偽柵多晶硅刻蝕過(guò)程中,由于刻蝕的負載效應,可能會(huì )在柵極和鰭結構交叉區域產(chǎn)生多晶硅邊角殘留,進(jìn)而造成 FinFET 結構的改變,并直接影響 FinFET 柵極的長(cháng)度和電學(xué)性能。多晶硅邊角殘留對良率和器件性能的影響,包括可接受的殘留的尺寸大小,可使用 SEMulator3D? 提前預測。[3]


FinFET器件的多晶硅邊角殘留建模和工藝窗口檢查


多晶硅邊角殘留會(huì )在鰭片柵極交叉區域產(chǎn)生金屬柵極凸起。這些凸起可以在許多不同的 FinFET 節點(diǎn)上找到,多晶硅邊角殘留通常在偽柵多晶硅刻蝕工藝中形成[4-7]。


使用虛擬實(shí)驗設計預測先進(jìn)FinFET技術(shù)的工藝窗口和器件性能


圖1:在不同高度生成的3D邊角殘留及其輪廓


我們在 SEMulator3D 中構建了一個(gè)使用 SRAM111 結構的 5nm logic 虛擬工藝模型,以研究多晶硅刻蝕殘留的行為。在這個(gè)模擬的多晶硅刻蝕工藝中,SEMulator3D 使用了圖形負載刻蝕來(lái)模擬多晶硅殘留輪廓。圖1(左)顯示了計算機生成的多晶硅殘留結構,不同高度(鰭片頂部、中部和底部)的多晶硅輪廓見(jiàn)圖1(右)。


在該模擬器件發(fā)生結構硬失效(如短路)之前,多大的多晶硅邊角刻蝕殘留是可以被接受的,可以通過(guò)在虛擬 DOE(實(shí)驗設計)中測試100種殘留寬度和高度的組合來(lái)研究這個(gè)問(wèn)題。我們測量了虛擬制造過(guò)程中關(guān)鍵步驟的導體結構數量,作為了解器件中是否有短路或故障(如源漏外延與偽柵多晶硅之間的短路)的一個(gè)指標 。如果殘留物太大并使偽柵多晶硅與源漏外延層短接,那么結構中導體結構 (net) 的數量將小于3。圖2所示的等高線(xiàn)圖包含不同殘留寬度和高度下的導體結構數量,綠色區域顯示,可以把器件源漏柵3個(gè)導體結構區分開(kāi)的器件結構??紤]到殘留寬度和高度的潛在制造差異(可能分別為1.5nm和5nm),安全的工藝窗口需要往左下方做適當平移(如藍色虛線(xiàn)所示)。


使用虛擬實(shí)驗設計預測先進(jìn)FinFET技術(shù)的工藝窗口和器件性能


圖2:包含不同殘留物寬度和高度下導體結構數量的等高線(xiàn)圖


多晶硅邊角殘留對FinFET器件性能的影響



使用可接受的多晶硅殘留(沒(méi)有硬失效)之后,我們模擬了器件電學(xué)性能。結果表明,較大的殘留實(shí)際上有益于開(kāi)啟狀態(tài)下的驅動(dòng)電流提升、關(guān)斷狀態(tài)下漏電流、亞閾值擺幅和漏致勢壘下降 (DIBL) 的減小。與無(wú)殘留的理想結構相比,它可以通過(guò)更高的開(kāi)啟狀態(tài)電流 (108%) 和更低的關(guān)斷狀態(tài)漏電流 (50%) 提高器件性能。為了進(jìn)一步了解該器件性能提升的機制,我們研究了存在較大殘留時(shí)鰭片底部的開(kāi)啟和關(guān)斷狀態(tài)下的電流密度分布(見(jiàn)圖3)。


開(kāi)啟狀態(tài)時(shí),如果存在多晶硅殘留,通道長(cháng)度會(huì )加大,殘留覆蓋了源極/漏極和柵極之間的部分串聯(lián)電阻區,從而使這個(gè)區域的串聯(lián)電阻減小,導致驅動(dòng)電流增大;器件關(guān)斷時(shí),源極和漏極之間的大部分鰭片區域都可以由柵極控制。因此,當存在多晶硅殘留時(shí),源極和漏極之間的電阻較高,并帶來(lái)較低的關(guān)斷漏電流。


使用虛擬實(shí)驗設計預測先進(jìn)FinFET技術(shù)的工藝窗口和器件性能


圖3:鰭片底部的通/斷態(tài)電流分布(上圖:無(wú)殘留,下圖:有殘留)


結論


本文中,我們使用了 Coventor SEMulator3D 來(lái)研究 5nm FinFET 工藝中的工藝窗口以及多晶硅邊角刻蝕殘留對器件性能的影響。這項研究幫助我們更好地了解不同偽柵多晶硅殘留尺寸下可接受的工藝窗口和相關(guān)器件性能。我們的研究表明,不必追求多晶硅邊角殘留的最小化,而是可以通過(guò)控制多晶硅殘留的尺寸,在不損失良率的同時(shí)獲得器件性能的提升。



參考資料:




[1] G. E. Moore, Electronics Magazine, vol. 38, no. 8, pp. 114-117, Apr 1965

[2] B. D. Gaynor et al, IEEE Transactions on Electron Devices, vol. 61, no. 8, pp. 2738-2744, Aug. 2014

[3] http://www.coventor.com/products/semulator3d

[4] TechInsights TSMC 12FFN FinFET teardown report

[5] TechInsights TSMC 10FF FinFET teardown report

[6] TechInsights SAMSUNG 10nm FinFET teardown report

[7] TechInsights TSMC 7FF FinFET teardown report

(來(lái)源:泛林集團



免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問(wèn)題,請聯(lián)系小編進(jìn)行處理。


推薦閱讀:

嵌入式核心板開(kāi)發(fā)之ESD靜電保護

能讓檢測設備擺脫電池的熱能收集技術(shù)

如何避免音頻信號處理中的常見(jiàn)錯誤

面向高功率充放電應用的先進(jìn)電動(dòng)車(chē)電池熱管理技術(shù)

如何為汽車(chē)智能配電系統選擇功率開(kāi)關(guān)管


特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉

久久无码人妻精品一区二区三区_精品少妇人妻av无码中文字幕_98精品国产高清在线看入口_92精品国产自产在线观看481页
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<s id="eoqoe"><xmp id="eoqoe">
<button id="eoqoe"><strong id="eoqoe"></strong></button>
<wbr id="eoqoe"></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><strong id="eoqoe"></strong></wbr>
<wbr id="eoqoe"><label id="eoqoe"></label></wbr>
<button id="eoqoe"></button>
<wbr id="eoqoe"></wbr>