【導讀】多通道加電和斷電排序已經(jīng)成為很多電源系統的必備功能。隨著(zhù)這些系統的復雜度不斷增加,工程師必須針對更加嚴密緊湊的計時(shí)技術(shù)規格進(jìn)行設計,并且在反向序列出現時(shí)具有斷電功能,并且能夠處理大量的電源軌。
LM3880/LM3881簡(jiǎn)單電源排序器提供一個(gè)簡(jiǎn)單且精準的方法,來(lái)控制這3個(gè)獨立電源軌的加電和斷電—然而,根據目前電源系統所具有的復雜度來(lái)看,3通道排序也許還是不夠用。所以,對于那些需要對更多電源軌進(jìn)行排序的系統,你可以將兩個(gè)LM3880/LM3881器件級聯(lián)在一起,以實(shí)現6通道電源排序。在這篇博文中,我將討論一下如何將這些器件級聯(lián)在一起,實(shí)現所需應用。
針對3通道排序的單個(gè)LM3880
LM3880通常用于3個(gè)電源的加電和斷電排序,并且在寬溫度范圍內,借助精密時(shí)序功能來(lái)提供一個(gè)非常簡(jiǎn)單的解決方案。這一點(diǎn)在斷電過(guò)程中需要反向序列時(shí)特別重要;這種情況會(huì )出現在很多微處理器和現場(chǎng)可編程門(mén)陣列 (FPGA) 中。圖1顯示了一個(gè)LM3880使用示例;在加電和斷電期間,需要以正確加電序列,按照順序對一個(gè)FPGA的VCORE, VIO 和 VAUX 加電。

圖1:使用LM3880時(shí)的3通道電源排序
圖2顯示的是加電和斷電期間的時(shí)序圖。在這個(gè)示例中,3個(gè)FPGA電源將被啟用,從VCORE 開(kāi)始,每隔30ms的時(shí)間;斷電時(shí),順序相反,從VAUX開(kāi)始。而工程師們常常忽略的是,為了防止雜散電流路徑的出現,比如說(shuō)流經(jīng)一個(gè)FPGA的內部P-N結,反向斷電順序與加電順序同樣重要。因此,正確排序將增加終端產(chǎn)品的使用壽命,并且提升產(chǎn)品可靠性。

圖2: 3通道時(shí)序圖
針對6通道排序的2個(gè)LM3880
對于需要的電源軌多于3個(gè)應用該怎么辦呢?有沒(méi)有一個(gè)簡(jiǎn)單的方法對這些系統進(jìn)行排序呢?謝天謝地,還真有!你可以將2個(gè)LM3880集成電路 (IC) 級聯(lián)在一起,以實(shí)現6通道加電和斷電排序,除此之外,只需要一個(gè)外部AND門(mén)和OR門(mén)。圖3顯示的是這一應用的經(jīng)簡(jiǎn)化示例,其中的上拉電阻器被省略掉了。

圖3:使用2個(gè)LM3880時(shí)的6通道電源排序
這個(gè)級聯(lián)系統配置是如何工作的?
加電時(shí),OR門(mén)確保1號LM3880被EN上升邊緣觸發(fā),而且電源軌A、B和C開(kāi)始按順序加電。AND門(mén)確保2號LM3880在它收到一個(gè)EN信號,并且電源軌C被觸發(fā)之前不會(huì )被觸發(fā)。
斷電時(shí),AND門(mén)確保2號LM3880可以偵測到EN下降邊緣,并且電源軌F、E和D按順序斷電。OR門(mén)確保第一排序器在D已經(jīng)下降前不會(huì )偵測到EN下降邊緣。
針對級聯(lián)系統配置的主要設計注意事項
在選定AND門(mén)和OR門(mén)時(shí),以下是一些主要注意事項:
● AND門(mén)和OR門(mén)輸出的擺幅范圍應該足夠大,這樣的話(huà),LM3880的EN閥值可以在上升和下降邊緣上觸發(fā)。
● 對于兩個(gè)LM3880 IC,以及AND門(mén)和OR門(mén)來(lái)說(shuō),最好使用同樣電源。
● LM3880 IC的標志輸出必須能夠觸發(fā)上升和下降邊緣上的AND門(mén)和OR門(mén)輸入。這意味著(zhù),在選定AND門(mén)和OR門(mén)時(shí),你必須考慮他們的輸入閥值,以及它們所具有的任何遲滯,并且確保LM3880標志輸出的邏輯電平能夠觸發(fā)邏輯門(mén)的輸入閥值。
正是由于我在上文中提到的原因,LM3880簡(jiǎn)單電源排序器提供易于使用且準確的解決方案,實(shí)現多達6個(gè)電源軌的排序??紤]到當前非常嚴密緊湊的時(shí)序要求,以及對于反向斷電排序的需要,不會(huì )有比這個(gè)解決方案更簡(jiǎn)單的解決方案了。
免責聲明:本文為轉載文章,轉載此文目的在于傳遞更多信息,版權歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權問(wèn)題,請聯(lián)系小編進(jìn)行處理。
推薦閱讀: